高速PCB的設(shè)計方法
1、傳統(tǒng)的設(shè)計方法
傳統(tǒng)的設(shè)計方法在最后測試之前,沒有做任何的處理,基本都是依靠設(shè)計者的經(jīng)驗來完成的.在對樣機測試檢驗時才可以查找到問題,確定問題原因。為了解決問題,很可能又要從頭開始設(shè)計一遍,無論是從開發(fā)周期還是開發(fā)成本上看,這種主要依賴設(shè)計者經(jīng)驗的方法不能滿足現(xiàn)代產(chǎn)品開發(fā)的要求,更不能適應(yīng)現(xiàn)代高速電路高復(fù)雜性的設(shè)計,所以必須借助先進的設(shè)計工具來定性、定量的分析,控制PCB抄板設(shè)計流程。
2、Cadence的設(shè)計方法
現(xiàn)在越來越多的高速設(shè)計是采用一種有利于加快開發(fā)周期的更有效的方法,先是建立一套滿足設(shè)計性能指標的物理設(shè)計規(guī)則,通過這些規(guī)則來限制PCB布局布線。在器件安裝之前,先進行仿真設(shè)計,在這種虛擬測試中,設(shè)計者可以對比設(shè)計指標來評估性能。而這些關(guān)鍵的前提因素是要建立一套針對性能指標的物理設(shè)計規(guī)則,而規(guī)則的基礎(chǔ)又是建立在基于模型的仿真分析和準確預(yù)測電氣特性之上的,所以不同階段的仿真分析顯得非常重要。Cadence軟件針對高速PCB的設(shè)計開發(fā)了自己的設(shè)計流程,它的主要思想是用好的仿真分析設(shè)計來預(yù)防問題的發(fā)生,盡量在PCB制作前解決一切可能發(fā)生的問題,與左邊傳統(tǒng)的設(shè)計流程相比,最主要的差別是在流程中增加了控制節(jié)點,可以有效地控制設(shè)計流程。它將原理圖設(shè)計、PCB布局布線和高速仿真分析集成于一體,可以解決在設(shè)計中各個環(huán)節(jié)存在的與電氣性能相關(guān)的問題,通過對時序、信噪、串擾、電源結(jié)構(gòu)和電磁兼容等多方面的因素進行分析,可以在布局布線之前對系統(tǒng)的信號完整性、電源完整性、電磁干擾等問題作最優(yōu)的設(shè)計。